技術(shù)編號:7544085
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本實用新型涉及一種高速延遲鎖相環(huán),包括分頻器、第一DLL延遲鏈、第二DLL延遲鏈、第一反相器以及第二反相器,分頻器的輸入端接輸入時鐘,分頻器與第一DLL延遲鏈連接,第一DLL延遲鏈與第二DLL延遲鏈之間通過第一反相器連接,第二DLL延遲鏈通過第二反相器同時與占空比校正電路DCC和時鐘組合電路的輸入端連接,DLL邏輯控制電路控制第一DLL延遲鏈和第二DLL延遲鏈,時鐘組合電路的輸出、輸入時鐘均進入DLL鑒相器的輸入端,DLL鑒相器的輸出端與DLL邏輯控制電路...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。