技術(shù)編號:7641774
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種^f吏用下行鏈路前導(dǎo)測量邏輯帶的載波干擾噪聲比(CINR)的設(shè)備和方法。更具體地,本發(fā)明涉及一種使用前導(dǎo) 根據(jù)在下行鏈路帶自適應(yīng)調(diào)制和編碼(AMC )信道模式區(qū)帶(zone ) 中的多個邏輯帶來測量CINR并基于CINR確定是否切換至另 一信 道模式或邏輯帶的設(shè)備和方法。背景技術(shù)當(dāng)通過多徑信道傳輸信號時,在接收的信號中會發(fā)生由于多徑 而產(chǎn)生的符號間干擾(ISI)。為了降低由ISI引起的信號失真,符 號周期必須長于信道延遲擴(kuò)展。作為一種能夠簡單...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。