技術編號:7680772
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本發(fā)明的實施例涉及高速及低速串行數(shù)據(jù)信號兩者的傳輸及接收。本發(fā)明 的實施例還涉及差分及單端信號兩者的傳輸及接收。背景技術今日,諸如視頻信號之類的高速信號通常是利用數(shù)個單端信號路徑連同時 鐘源從源(如主機處理器)發(fā)送至接收器(如顯示器驅動器)。然而,隨著數(shù)據(jù)速 率提高,傳統(tǒng)的互補對稱金屬氧化物半導體/晶體管晶體管邏輯(CMOS/TTL)信 令易于產(chǎn)生電磁干擾(EMI)相關問題。此外,當從源至接收器的數(shù)據(jù)量增加時 (如隨著顯示器的分辨率提高),從源至接收器的信...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。