技術(shù)編號:7696903
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。本發(fā)明涉及中頻自檢方法,特別涉及。背景技術(shù)在多載波發(fā)射通信系統(tǒng)中,往往采用數(shù)字中頻。具體地,在下行方向的數(shù)字中頻架構(gòu)如圖I所示,在該中頻架構(gòu)中,將基帶信號通過內(nèi)插調(diào)制等轉(zhuǎn)化為數(shù)字中頻信號通過DAC輸出;在上行方向的數(shù)字中頻架構(gòu)如圖2所示,在該中頻架構(gòu)中,將ADC的輸出數(shù)據(jù)進行下變頻、抽取等操作,恢復(fù)出基帶數(shù)據(jù)。上述數(shù)字中頻處理一般采用FPGA實現(xiàn)。FPGA是一種高密度集成電路,通過實際使用發(fā)現(xiàn),F(xiàn)PGA有一定概率會出現(xiàn)硬件故障,比如局部RAM失效、bit鉗...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。