技術(shù)編號(hào):7982229
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。專利摘要,所述雙通道數(shù)模轉(zhuǎn)換器包括第一數(shù)模轉(zhuǎn)換器和第二數(shù)模轉(zhuǎn)換器;包括如下步驟第一數(shù)模轉(zhuǎn)換器向FPGA輸出第一參考時(shí)鐘,第二數(shù)模轉(zhuǎn)換器向FPGA輸出第二參考時(shí)鐘;FPGA利用第一參考時(shí)鐘對(duì)第二參考時(shí)鐘進(jìn)行鑒相;獲得兩個(gè)參考時(shí)鐘的相差值;FPGA將第一參考時(shí)鐘直接作為第一數(shù)據(jù)時(shí)鐘輸出;并根據(jù)兩個(gè)參考時(shí)鐘的相差值對(duì)第二參考時(shí)鐘進(jìn)行調(diào)整獲得第二數(shù)據(jù)時(shí)鐘;從而使得第一數(shù)據(jù)時(shí)鐘與第二數(shù)據(jù)時(shí)鐘同步;FPGA根據(jù)第一數(shù)據(jù)時(shí)鐘輸出數(shù)據(jù)給第一數(shù)模轉(zhuǎn)換器,F(xiàn)PGA根據(jù)第二數(shù)據(jù)時(shí)鐘輸出數(shù)據(jù)給第二數(shù)模轉(zhuǎn)換器。通過(guò)本發(fā)明的方法可以讓2路1....
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。