技術(shù)編號(hào):8301382
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。隨著計(jì)算機(jī)的數(shù)據(jù)處理能力越來(lái)越強(qiáng),處理器需要和Cache、內(nèi)存、外設(shè)以及處理器之間交換的數(shù)據(jù)傳輸量越來(lái)越大,為了滿足這種需求,近年來(lái)出現(xiàn)了 PCIE、QPI等高速數(shù)據(jù)傳輸總線。在基于這種高速總線的接口上的一些應(yīng)用,可以會(huì)導(dǎo)致整個(gè)總線系統(tǒng)的性能下降。傳統(tǒng)方式上,多通道報(bào)文的轉(zhuǎn)發(fā)通過(guò)并行輸入通道寫入到FIFO中,再?gòu)腇IFO中轉(zhuǎn)發(fā)到多輸出通道的方式限制了數(shù)據(jù)的傳輸速率。基于此,現(xiàn)提出,通過(guò)使用該方法,將多個(gè)屬于不同輸出通道的報(bào)文的輸入通道報(bào)文并行傳輸,多個(gè)屬于...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。