技術(shù)編號(hào):9473981
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。當(dāng)前超大規(guī)模集成電路(VLSI)中,同步系統(tǒng)占據(jù)了統(tǒng)治地位。在此系統(tǒng)中,數(shù)十萬(wàn)乃至更多的時(shí)序器件(寄存器和鎖存器)利用統(tǒng)一的信號(hào)即時(shí)鐘(Clock)作為時(shí)間參考系統(tǒng)。時(shí)鐘信號(hào)為周期性的無差別信號(hào),其關(guān)鍵參數(shù)為周期T,頻率f,上升時(shí)間Tr,下降時(shí)間Tf,以及占空比Θ。非理想時(shí)鐘在每個(gè)時(shí)鐘周期的到達(dá)時(shí)刻都有一個(gè)微小偏差,稱之為抖動(dòng)(jitter,J)0時(shí)鐘通常來自于鎖相環(huán)等時(shí)鐘源,一般而言,抖動(dòng)受時(shí)鐘源本身以及工作環(huán)境溫度、電壓的變化影響,不能完全消除。將時(shí)鐘...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。