技術(shù)編號(hào):9689109
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。在半導(dǎo)體器件制備工藝中,器件元件的特征尺寸越來(lái)越小,因此,相應(yīng)的半導(dǎo)體加工工藝的要求也越來(lái)越高。在超大規(guī)模集成電路中,經(jīng)常需要在器件的表面制備一層薄膜,而現(xiàn)有技術(shù)中的很多類型的薄膜都是采用CVD方法制備,其主要的工藝步驟為把含有構(gòu)成薄膜離子的氣態(tài)反應(yīng)劑或液態(tài)反應(yīng)劑的蒸氣及反應(yīng)所需其它氣體引入反應(yīng)室,在器件表面發(fā)生化學(xué)反應(yīng)生成薄膜。利用CVD工藝沉積的薄膜層由于具有良好的致密性而具有多種用途,例如在CMOS器件制備中,可利用CVD工藝沉積一層氮化硅層來(lái)作為刻...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。