技術(shù)編號:9929686
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。 在現(xiàn)代數(shù)字電路設(shè)計中,電路設(shè)計過程越來越復(fù)雜。由于FPGA忍片具有可編程的 功能,簡化了數(shù)字電路設(shè)計的過程。但隨著數(shù)字電路的設(shè)計規(guī)模越來越大,各種資源也越來 越多,對FPGA軟件布局的性能要求也越來越高。 FPGA資源一般分為S種可配置邏輯單元塊(CLB)、輸入/輸出單元(IO)和可編程 布線資源。其中,CLB根據(jù)功能又可W分為多個不同單元,如LUT(查找表)、FF(觸發(fā)器)、RAM (隨機存取存儲器)、DSP(數(shù)字信號處理模塊,如乘法器單元)、化L(鎖...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。