1.一種移位寄存器,其特征在于,包括:第一控制模塊、第二控制模塊、第三控制模塊、輸入模塊、第一復(fù)位模塊、第一驅(qū)動(dòng)信號(hào)輸出模塊、第二驅(qū)動(dòng)信號(hào)輸出模塊以及級(jí)聯(lián)信號(hào)輸出模塊;其中,
所述第一控制模塊分別與第一控制信號(hào)端、第一參考信號(hào)端、第一節(jié)點(diǎn)、第二節(jié)點(diǎn)以及第三節(jié)點(diǎn)相連;所述第一控制模塊用于在所述第一控制信號(hào)端的控制下將所述第一控制信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn),分別在所述第一節(jié)點(diǎn)的信號(hào)與所述第三節(jié)點(diǎn)的信號(hào)的控制下將所述第一參考信號(hào)端的信號(hào)提供給所述第二節(jié)點(diǎn);
所述第二控制模塊分別與第二控制信號(hào)端、所述第一參考信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)以及所述第三節(jié)點(diǎn)相連;所述第二控制模塊用于在所述第二控制信號(hào)端的控制下將所述第二控制信號(hào)端的信號(hào)提供給所述第三節(jié)點(diǎn),分別在所述第一節(jié)點(diǎn)的信號(hào)與所述第二節(jié)點(diǎn)的信號(hào)的控制下將所述第一參考信號(hào)端的信號(hào)提供給所述第三節(jié)點(diǎn);
所述第三控制模塊分別與所述第一參考信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)以及所述第三節(jié)點(diǎn)相連;所述第三控制模塊用于分別在所述第二節(jié)點(diǎn)的信號(hào)與所述第三節(jié)點(diǎn)的信號(hào)的控制下將所述第一參考信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
所述輸入模塊分別與輸入信號(hào)端以及所述第一節(jié)點(diǎn)相連;所述輸入模塊用于在所述輸入信號(hào)端的控制下將所述輸入信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
所述第一復(fù)位模塊分別與第一復(fù)位信號(hào)端、所述第一參考信號(hào)端以及所述第一節(jié)點(diǎn)相連;所述第一復(fù)位模塊用于在所述第一復(fù)位信號(hào)端的控制下將所述第一參考信號(hào)端的信號(hào)提供給所述第一節(jié)點(diǎn);
所述第一驅(qū)動(dòng)信號(hào)輸出模塊分別與時(shí)鐘信號(hào)端、第二參考信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、所述第三節(jié)點(diǎn)以及所述移位寄存器的第一驅(qū)動(dòng)信號(hào)輸出端相連;所述第一驅(qū)動(dòng)信號(hào)輸出模塊用于在所述第一節(jié)點(diǎn)的信號(hào)的控制下將所述時(shí)鐘信號(hào)端的信號(hào)提供給所述第一驅(qū)動(dòng)信號(hào)輸出端,在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí),保持所述第一節(jié)點(diǎn)與所述第一驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定,以及分別在所述第二節(jié)點(diǎn)的信號(hào)與所述第三節(jié)點(diǎn)的信號(hào)的控制下將所述第二參考信號(hào)端的信號(hào)提供給所述第一驅(qū)動(dòng)信號(hào)輸出端;
所述第二驅(qū)動(dòng)信號(hào)輸出模塊分別與所述時(shí)鐘信號(hào)端、第三參考信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、所述第三節(jié)點(diǎn)以及所述移位寄存器的第二驅(qū)動(dòng)信號(hào)輸出端相連;所述第二驅(qū)動(dòng)信號(hào)輸出模塊用于在所述第一節(jié)點(diǎn)的信號(hào)的控制下將所述時(shí)鐘信號(hào)端的信號(hào)提供給所述第二驅(qū)動(dòng)信號(hào)輸出端,在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí),保持所述第一節(jié)點(diǎn)與所述第二驅(qū)動(dòng)信號(hào)輸出端之間的電壓差穩(wěn)定,以及分別在所述第二節(jié)點(diǎn)的信號(hào)與所述第三節(jié)點(diǎn)的信號(hào)的控制下將所述第三參考信號(hào)端的信號(hào)提供給所述第二驅(qū)動(dòng)信號(hào)輸出端;
所述級(jí)聯(lián)信號(hào)輸出模塊分別與所述時(shí)鐘信號(hào)端、所述第一參考信號(hào)端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、所述第三節(jié)點(diǎn)以及所述移位寄存器的級(jí)聯(lián)信號(hào)輸出端相連;所述級(jí)聯(lián)信號(hào)輸出模塊用于在所述第一節(jié)點(diǎn)的信號(hào)的控制下將所述時(shí)鐘信號(hào)端的信號(hào)提供給所述級(jí)聯(lián)信號(hào)輸出端,以及分別在所述第二節(jié)點(diǎn)的信號(hào)與所述第三節(jié)點(diǎn)的信號(hào)的控制下將所述第一參考信號(hào)端的信號(hào)提供給所述級(jí)聯(lián)信號(hào)輸出端。
2.如權(quán)利要求1所述的移位寄存器,其特征在于,所述第一控制模塊包括:第一開關(guān)晶體管、第二開關(guān)晶體管以及第三開關(guān)晶體管;其中,
所述第一開關(guān)晶體管的柵極和源極均與所述第一控制信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相連;
所述第二開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相連;
所述第三開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第二節(jié)點(diǎn)相連。
3.如權(quán)利要求1所述的移位寄存器,其特征在于,所述第二控制模塊包括:第四開關(guān)晶體管、第五開關(guān)晶體管以及第六開關(guān)晶體管;其中,
所述第四開關(guān)晶體管的柵極和源極均與所述第二控制信號(hào)端相連,漏極與所述第三節(jié)點(diǎn)相連;
所述第五開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第三節(jié)點(diǎn)相連;
所述第六開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第三節(jié)點(diǎn)相連。
4.如權(quán)利要求1所述的移位寄存器,其特征在于,所述第三控制模塊包括:第七開關(guān)晶體管與第八開關(guān)晶體管;其中,
所述第七開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第一節(jié)點(diǎn)相連;
所述第八開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述第一節(jié)點(diǎn)相連。
5.如權(quán)利要求1所述的移位寄存器,其特征在于,所述第一驅(qū)動(dòng)信號(hào)輸出模塊包括:第九開關(guān)晶體管、第十開關(guān)晶體管、第十一開關(guān)晶體管以及第一電容;其中,
所述第九開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述時(shí)鐘信號(hào)端相連,漏極與所述第一驅(qū)動(dòng)信號(hào)輸出端相連;
所述第十開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第二參考信號(hào)端相連,漏極與所述第一驅(qū)動(dòng)信號(hào)輸出端相連;
所述第十一開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第二參考信號(hào)端相連,漏極與所述第一驅(qū)動(dòng)信號(hào)輸出端相連;
所述第一電容的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述第一驅(qū)動(dòng)信號(hào)輸出端相連;和/或,
所述第二驅(qū)動(dòng)信號(hào)輸出模塊包括:第十二開關(guān)晶體管、第十三開關(guān)晶體管、第十四開關(guān)晶體管以及第二電容;其中,
所述第十二開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述時(shí)鐘信號(hào)端相連,漏極與所述第二驅(qū)動(dòng)信號(hào)輸出端相連;
所述第十三開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第三參考信號(hào)端相連,漏極與所述第二驅(qū)動(dòng)信號(hào)輸出端相連;
所述第十四開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第三參考信號(hào)端相連,漏極與所述第二驅(qū)動(dòng)信號(hào)輸出端相連;
所述第二電容的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述第二驅(qū)動(dòng)信號(hào)輸出端相連。
6.如權(quán)利要求1所述的移位寄存器,其特征在于,所述級(jí)聯(lián)信號(hào)輸出模塊包括:第十五開關(guān)晶體管、第十六開關(guān)晶體管以及第十七開關(guān)晶體管;其中,
所述第十五開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述時(shí)鐘信號(hào)端相連,漏極與所述級(jí)聯(lián)信號(hào)輸出端相連;
所述第十六開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述級(jí)聯(lián)信號(hào)輸出端相連;
所述第十七開關(guān)晶體管的柵極與所述第三節(jié)點(diǎn)相連,源極與所述第一參考信號(hào)端相連,漏極與所述級(jí)聯(lián)信號(hào)輸出端相連。
7.如權(quán)利要求1所述的移位寄存器,其特征在于,所述輸入模塊包括:第十八開關(guān)晶體管;其中,所述第十八開關(guān)晶體管的柵極和漏極均與所述輸入信號(hào)端相連,源極與所述第一節(jié)點(diǎn)相連;和/或,
所述第一復(fù)位模塊包括:第十九開關(guān)晶體管;其中,所述第十九開關(guān)晶體管的柵極與所述第一復(fù)位信號(hào)端相連,源極與所述第一參考信號(hào)端相連,漏極與所述第一節(jié)點(diǎn)相連。
8.一種柵極驅(qū)動(dòng)電路,其特征在于,包括級(jí)聯(lián)的多個(gè)如權(quán)利要求1-7任一項(xiàng)所述的移位寄存器;其中,
第一級(jí)移位寄存器的輸入信號(hào)端與幀觸發(fā)信號(hào)端相連;
除第一級(jí)移位寄存器之外,其余各級(jí)移位寄存器的輸入信號(hào)端分別與其連接的上一級(jí)移位寄存器的級(jí)聯(lián)信號(hào)輸出端相連;
相鄰的三個(gè)移位寄存器中,第一個(gè)移位寄存器的第一復(fù)位信號(hào)端與第三個(gè)移位寄存器的級(jí)聯(lián)信號(hào)輸出端相連。
9.一種顯示面板,包括:多個(gè)具有第一柵線與第二柵線的柵線組,其特征在于,還包括如權(quán)利要求8所述的柵極驅(qū)動(dòng)電路;其中,
每一柵線組對(duì)應(yīng)所述柵極驅(qū)動(dòng)電路中的一個(gè)移位寄存器;
屬于同一柵線組的第一柵線與對(duì)應(yīng)的移位寄存器的第一驅(qū)動(dòng)信號(hào)輸出端相連,第二柵線與所述對(duì)應(yīng)的移位寄存器的第二驅(qū)動(dòng)信號(hào)輸出端相連。
10.一種如權(quán)利要求1-7任一項(xiàng)所述的移位寄存器的驅(qū)動(dòng)方法,其特征在于,包括:第一階段和第二階段;其中,
在所述第一階段,在所述輸入模塊、所述第一控制模塊、所述第二控制模塊、所述級(jí)聯(lián)信號(hào)輸出模塊、所述第一驅(qū)動(dòng)信號(hào)輸出模塊以及所述第二驅(qū)動(dòng)信號(hào)輸出模塊中相互組合的作用下,使所述第一驅(qū)動(dòng)信號(hào)輸出端的電位與所述第二驅(qū)動(dòng)信號(hào)輸出端的電位相同;
在所述第二階段,在所述第一控制模塊、所述第二控制模塊、所述第三控制模塊、所述第一復(fù)位模塊、所述級(jí)聯(lián)信號(hào)輸出模塊、所述第一驅(qū)動(dòng)信號(hào)輸出模塊以及所述第二驅(qū)動(dòng)信號(hào)輸出模塊中相互組合的作用下,使所述第一驅(qū)動(dòng)信號(hào)輸出端的電位與所述第二驅(qū)動(dòng)信號(hào)輸出端的電位相反。