技術總結(jié)
本發(fā)明屬于數(shù)?;旌霞呻娐芳夹g領域,特別是提供了一種電源管理芯片內(nèi)自偏置電流源結(jié)構(gòu)的帶隙基準源電路。所述的自偏置結(jié)構(gòu)帶隙基準源電路由正溫度系數(shù)電路模塊、負溫度系數(shù)電路模塊、補償電路模塊、計算電路模塊以及自偏置結(jié)構(gòu)電路模塊,以及運算放大器單元模塊組成。該帶隙基準源不受厄爾利電壓的影響,電路結(jié)構(gòu)簡單,電路結(jié)構(gòu)集成度更高,更穩(wěn)定。這種基準源對電源電壓、工藝參數(shù)和溫度的變化不敏感,并且能夠工作在較寬的電源電壓范圍下,實現(xiàn)低功耗和減小版圖面積消耗的特點。
技術研發(fā)人員:方建平;奚源
受保護的技術使用者:西安電子科技大學
文檔號碼:201610452717
技術研發(fā)日:2016.06.21
技術公布日:2017.02.15