1.一種位寬轉(zhuǎn)換裝置,其特征在于,應(yīng)用于數(shù)據(jù)位寬不相同的第一模塊與第二模塊之間,所述裝置包括:位寬轉(zhuǎn)換發(fā)送子裝置及位寬轉(zhuǎn)換接收子裝置,其中,所述位寬轉(zhuǎn)換發(fā)送子裝置將所述第一模塊的位寬轉(zhuǎn)換為所述第二模塊的位寬,所述位寬轉(zhuǎn)換接收子裝置將所述第二模塊的位寬轉(zhuǎn)換為所述第一模塊的位寬;
所述位寬轉(zhuǎn)換發(fā)送子裝置包括偽隨機(jī)序列發(fā)生器、選擇器、第一入棧控制單元、第一異步輸入輸出緩存、第一出??刂茊卧?、第一計數(shù)器及發(fā)送控制單元,所述偽隨機(jī)序列發(fā)生器的輸出端和所述第一模塊的數(shù)據(jù)輸出端分別與所述選擇器的輸入端連接,所述選擇器的控制端輸入選擇信號用于對輸入數(shù)據(jù)進(jìn)行選擇,所述選擇器的輸出端與所述第一異步輸入輸出緩存的入棧數(shù)據(jù)端連接,所述第一入??刂茊卧c所述第一異步輸入輸出緩存的入棧信號控制端連接,所述第一異步輸入輸出緩存的出棧數(shù)據(jù)端與發(fā)送控制單元連接,所述第一出棧控制單元與所述第一異步輸入輸出緩存的出棧信號控制端連接,所述第一計數(shù)器連接于所述第一出??刂茊卧c所述發(fā)送控制單元之間,所述第一異步輸入輸出緩存的寫時鐘頻率與所述第一模塊的時鐘頻率相同,所述第一異步輸入輸出緩存的讀時鐘頻率與所述第二模塊的時鐘頻率相同;
所述位寬轉(zhuǎn)換接收子裝置包括偽隨機(jī)序列校驗器、第二出??刂茊卧⒔邮湛刂茊卧?、第二計時器、第二入棧控制單元及第二異步輸入輸出緩存,所述接收控制單元的輸入端與所述第二模塊的數(shù)據(jù)輸出端連接,所述接收控制單元的輸出端與所述第二異步輸入輸出緩存的入棧數(shù)據(jù)端連接,所述第二入棧控制單元與所述第二異步輸入輸出緩存的入棧信號控制端連接,所述第二計時器連接在所述第二入??刂茊卧c所述接收控制單元之間,所述第二出??刂茊卧c所述第二異步輸入輸出緩存的出棧信號控制端連接,所述第二異步輸入輸出緩存的出棧數(shù)據(jù)輸出端與所述第一模塊的數(shù)據(jù)輸入端連接,所述第二異步輸入輸出緩存的出棧數(shù)據(jù)輸出端還與所述偽隨機(jī)序列校驗器連接,所述偽隨機(jī)序列校驗器對所述第二異步輸入輸出緩存的出棧數(shù)據(jù)輸出端的輸出的數(shù)據(jù)進(jìn)行校驗,所述第二異步輸入輸出緩存的讀時鐘頻率與所述第一模塊的時鐘頻率相同,所述第一異步輸入輸出緩存的寫時鐘頻率與所述第二模塊的時鐘頻率相同。
2.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:
所述第一模塊的位寬為66比特,所述第二模塊的位寬為32比特。
3.如權(quán)利要求2所述的位寬轉(zhuǎn)換裝置,其特征在于:
所述第一計數(shù)器及所述第二計數(shù)器進(jìn)行0到32的循環(huán)計數(shù)。
4.如權(quán)利要求2所述的位寬轉(zhuǎn)換裝置,其特征在于:
所述第一異步輸入輸出緩存的寫時鐘頻率為156.25MHz,所述第一異步輸入輸出緩存的讀時鐘頻率322.265625MHz;
所述第二異步輸入輸出緩存的寫時鐘頻率為322.265625MHz,所述第一異步輸入輸出緩存的讀時鐘頻率為156.25MHz。
5.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:
所述第一模塊與所述第二模塊的數(shù)據(jù)帶寬相等。
6.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于,所述發(fā)送控制單元包括:
第一剩余比特寄存器,所述第一剩余比特寄存器用于寄存位寬轉(zhuǎn)換過程中剩下的比特數(shù)據(jù)。
7.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:所述偽隨機(jī)序列校驗器在檢查出現(xiàn)錯誤時,輸出中斷信號。
8.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:所述第一出??刂茊卧ǖ谝蛔枞刂谱訂卧?,所述第一阻塞控制子單元用于阻止第一異步輸入輸出緩存中數(shù)據(jù)的出棧操作。
9.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:所述第二出??刂茊卧ǖ诙枞刂谱訂卧龅诙枞刂谱訂卧糜谧柚沟诙惒捷斎胼敵鼍彺嬷袛?shù)據(jù)的出棧操作。
10.如權(quán)利要求1所述的位寬轉(zhuǎn)換裝置,其特征在于:
所述偽隨機(jī)序列發(fā)生器在選擇信號為1時,發(fā)送偽隨機(jī)二進(jìn)制序列到所述偽隨機(jī)序列校驗器進(jìn)行檢驗。