技術(shù)總結(jié)
本發(fā)明公開了一種數(shù)據(jù)采集模塊及數(shù)據(jù)采集系統(tǒng),所述數(shù)據(jù)采集模塊,包括:微處理器單元,用于根據(jù)使用需求實現(xiàn)接口控制;現(xiàn)場可編程門陣列FPGA單元,與所述微處理器單元通過總線相聯(lián),用于提供接口接收數(shù)據(jù),并對數(shù)據(jù)進行壓縮和篩選后,通過總線接口上傳至所述微處理器單元。本發(fā)明實施例采用微處理器Power?PC單元與FPGA單元配合使用的架構(gòu),Power?PC單元內(nèi)嵌多種接口控制器,具有調(diào)試簡單的特點,可以節(jié)約調(diào)試時間。FPGA單元具有多路高速數(shù)據(jù)接口,專業(yè)性強,可以輕松實現(xiàn)外掛多路接口,連接操作簡單、靈活。本發(fā)明實施例的數(shù)據(jù)采集模塊及數(shù)據(jù)采集系統(tǒng)能夠適應(yīng)比較嚴苛的環(huán)境溫度,保證系統(tǒng)的穩(wěn)定工作。
技術(shù)研發(fā)人員:李煥;宋錢騫;紀德波;甄學(xué)禮;黃秋柏
受保護的技術(shù)使用者:北京旋極信息技術(shù)股份有限公司
文檔號碼:201611191143
技術(shù)研發(fā)日:2016.12.20
技術(shù)公布日:2017.06.09