1.高性能低開(kāi)銷(xiāo)的雙節(jié)點(diǎn)翻轉(zhuǎn)在線(xiàn)自恢復(fù)鎖存器,其特征在于:包括四個(gè)傳輸門(mén)、八個(gè)C單元;所述的四個(gè)傳輸門(mén)依次為第一傳輸門(mén)(TG1)、第二傳輸門(mén)(TG2)、第三傳輸門(mén)(TG3)、第四傳輸門(mén)(TG4);所述的八個(gè)C單元依次為第一C單元(CE1)、第二鐘控C單元(CE2-CG)、第三C單元(CE3)、第四鐘控C單元(CE4-CG)、第五C單元(CE5)、第六鐘控C單元(CE6-CG)、第七C單元(CE7)、第八鐘控C單元(CE8-CG);每個(gè)C單元電路內(nèi)均含有第一信號(hào)輸入端、第二信號(hào)輸入端和信號(hào)輸出端;每個(gè)鐘控C單元電路內(nèi)均含有第一信號(hào)輸入端、第二信號(hào)輸入端、時(shí)鐘信號(hào)輸入端、反相時(shí)鐘信號(hào)輸入端和信號(hào)輸出端;其中,第一傳輸門(mén)(TG1)的信號(hào)輸入端為本鎖存器的數(shù)據(jù)輸入端,第一傳輸門(mén)(TG1)的信號(hào)輸出端分別與第一C單元(CE1)的第二信號(hào)輸入端、第四鐘控C單元(CE4-CG)的輸出端、第五C單元(CE5)的第一信號(hào)輸入端相連接;第二傳輸門(mén)(TG2)的信號(hào)輸入端為本鎖存器的數(shù)據(jù)輸入端,第二傳輸門(mén)(TG2)的信號(hào)輸出端分別與第三C單元(CE3)的第二信號(hào)輸入端、第六鐘控C單元(CE6-CG)的信號(hào)輸出端、第七C單元(CE7)的第一信號(hào)輸入端相連接;第三傳輸門(mén)(TG3)的信號(hào)輸入端為本鎖存器的數(shù)據(jù)輸入端,第三傳輸門(mén)(TG3)的信號(hào)輸出端分別與第五C單元(CE5)的第二信號(hào)輸入端、第八鐘控C單元(CE8-CG)的信號(hào)輸出端、第一C單元(CE1)的第一信號(hào)輸入端相連接;第四傳輸門(mén)(TG4)的信號(hào)輸入端為本鎖存器的數(shù)據(jù)輸入端,第四傳輸門(mén)(TG4)的信號(hào)輸出端分別與第七C單元(CE7)的第二信號(hào)輸入端、第二鐘控C單元(CE2-CG)的信號(hào)輸出端、第三C單元(CE3)的第一信號(hào)輸入端相連接;第一C單元(CE1)的信號(hào)輸出端分別與第二鐘控C單元(CE2-CG)的第二信號(hào)輸入端、第六鐘控C單元(CE6-CG)的第一信號(hào)輸入端相連接;第二鐘控C單元(CE2-CG)的信號(hào)輸出端分別與第三C單元(CE3)的第一信號(hào)輸入端、第七C單元(CE7)的第二信號(hào)輸入端相連接;第三C單元(CE3)的信號(hào)輸出端分別與第四鐘控C單元(CE4-CG)的第二信號(hào)輸入端、第八鐘控C單元(CE8-CG)的第一信號(hào)輸入端相連接;第四鐘控C單元(CE4-CG)的信號(hào)輸出端分別與第五C單元(CE5)的第一信號(hào)輸入端、第一C單元(CE1)的第二信號(hào)輸入端相連接;第五C單元(CE5)的信號(hào)輸出端分別與第六鐘控C單元(CE6-CG)的第二信號(hào)輸入端、第二鐘控C單元(CE2-CG)的第一信號(hào)輸入端相連接;第六鐘控C單元(CE6-CG)的信號(hào)輸出端分別與第七C單元(CE7)的第一信號(hào)輸入端、第三C單元(CE3)的第二信號(hào)輸入端相連接;第七C單元(CE7)的信號(hào)輸出端分別與第八鐘控C單元(CE8-CG)的第二信號(hào)輸入端、第四鐘控C單元(CE4-CG)的第一信號(hào)輸入端相連接;第八鐘控C單元(CE8-CG)的信號(hào)輸出端分別與第一C單元(CE1)的第一信號(hào)輸入端、第五C單元(CE5)的第二信號(hào)輸入端相連接;第八鐘控C單元(CE8-CG)的信號(hào)輸出端為本鎖存器的數(shù)據(jù)輸出端;所述的第一傳輸門(mén)(TG1)、第二傳輸門(mén)(TG2)、第三傳輸門(mén)(TG3)、第四傳輸門(mén)(TG4)具有相同的時(shí)鐘,所述的第二鐘控C單元(CE2-CG)、第四鐘控C單元(CE4-CG)、第六鐘控C單元(CE6-CG)、第八鐘控C單元(CE8-CG)具有相同的時(shí)鐘。
2.根據(jù)權(quán)利要求1所述的高性能低開(kāi)銷(xiāo)的雙節(jié)點(diǎn)翻轉(zhuǎn)在線(xiàn)自恢復(fù)鎖存器,其特征在于,所述C單元電路由第一PMOS管MP1、第二PMOS管MP2、第一NMOS管MN1和第二NMOS管MN2組成;其中,第一PMOS管MP1的柵極與第一NMOS管MN1的柵極相連接,連接點(diǎn)為C單元電路的第一信號(hào)輸入端(I1);第二PMOS管MP2的柵極與第二NMOS管MN2的柵極相連接,連接點(diǎn)為C單元電路的第二信號(hào)輸入端(I2);第二PMOS管MP2的漏極與第一NMOS管MN1的漏極相連接,連接點(diǎn)為C單元電路的信號(hào)輸出端(Out);第一PMOS管MP1的漏極與第二PMOS管MP2的源極相連接;第一NMOS管MN1的源極與第二NMOS管MN2的漏極相連接;第一PMOS管MP1的源極、第一PMOS管MP1的襯底、第二PMOS管MP2的襯底均連接電源(VDD);第一NMOS管MN1的襯底、第二NMOS管MN2的襯底、第二NMOS管MN2的源極均接地。
3.根據(jù)權(quán)利要求1所述的高性能低開(kāi)銷(xiāo)的雙節(jié)點(diǎn)翻轉(zhuǎn)在線(xiàn)自恢復(fù)鎖存器,其特征在于,所述鐘控C單元電路由第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第一NMOS管MN1、第二NMOS管MN2和第三NMOS管MN3組成;其中,第一PMOS管MP1的柵極與第二NMOS管MN2的柵極相連接,連接點(diǎn)為鐘控C單元電路的第一信號(hào)輸入端(I1);第二PMOS管MP2的柵極與第三NMOS管MN3的柵極相連接,連接點(diǎn)為鐘控C單元電路的第二信號(hào)輸入端(I2);第三PMOS管MP2的漏極與第一NMOS管MN1的漏極相連接,連接點(diǎn)為鐘控C單元電路的信號(hào)輸出端(Out);第一PMOS管MP1的漏極與第二PMOS管MP2的源極相連接;第二PMOS管MP2的漏極與第三PMOS管MP3的源極相連接;第一NMOS管MN1的源極與第二NMOS管MN2的漏極相連接;第二NMOS管MN2的源極與第三NMOS管MN3的漏極相連接;第一PMOS管MP1的源極、第一PMOS管MP1的襯底、第二PMOS管MP2的襯底、第三PMOS管MP3的襯底均連接電源(VDD);第一NMOS管MN1的襯底、第二NMOS管MN2的襯底、第三NMOS管MN3的襯底、第三NMOS管MN3的源極均接地。