1.一種高精度多相時(shí)鐘校正電路,該電路包括:多相時(shí)鐘發(fā)生器(101),時(shí)鐘相位檢測(cè)模塊(102),誤差提取模塊(103)和數(shù)字碼控制延遲鏈模塊(104);所述多相時(shí)鐘發(fā)生器(101)輸入端為單個(gè)CLK時(shí)鐘信號(hào),輸出為n相時(shí)鐘信號(hào),相鄰輸出時(shí)鐘信號(hào)相差相等為360°/n;所述時(shí)鐘相位檢測(cè)模塊(102)根據(jù)采樣信號(hào)(Sample signal)對(duì)多相時(shí)鐘CLKOUT1-CLKOUTn分別進(jìn)行不重復(fù)采樣;再通過(guò)誤差提取模塊(103)對(duì)時(shí)鐘相位檢測(cè)模塊(102)的相鄰?fù)ǖ啦蓸咏Y(jié)果進(jìn)行邏輯運(yùn)算,最終檢測(cè)并量化相位差;最后通過(guò)數(shù)字碼控制延遲鏈模塊(104)將相位差以數(shù)字碼的方式對(duì)多相時(shí)鐘發(fā)生器(101)的輸出時(shí)鐘信號(hào)進(jìn)行反饋調(diào)節(jié),獲得調(diào)節(jié)后的多相時(shí)鐘CLKOUT1-CLKOUTn信號(hào)。
2.如權(quán)利要求1所述的一種高精度多相時(shí)鐘校正電路,其特征在于所述時(shí)鐘相位檢測(cè)模塊首先通過(guò)n+1個(gè)D觸發(fā)器對(duì)n+1個(gè)時(shí)鐘信號(hào)進(jìn)行采樣,獲得n+1個(gè)時(shí)鐘采樣信號(hào),將兩兩相鄰的時(shí)鐘采樣信號(hào)輸入異或門(mén)進(jìn)行判斷,再通過(guò)n個(gè)D觸發(fā)器分別對(duì)n個(gè)異或門(mén)的判斷結(jié)果進(jìn)行采樣后輸出給誤差提取模塊。
3.如權(quán)利要求1所述的一種高精度多相時(shí)鐘校正電路,其特征在于所述誤差提取模塊包括計(jì)數(shù)器和邏輯處理模塊,所述計(jì)數(shù)器用于記錄時(shí)鐘相位檢測(cè)模塊的每一路輸出信號(hào)為高電平的次數(shù);所述邏輯處理模塊為根據(jù)每一路計(jì)數(shù)器的結(jié)果判斷各路時(shí)鐘信號(hào)的相對(duì)相位誤差大小,并將誤差值轉(zhuǎn)換為數(shù)值控制碼,輸出給數(shù)字碼控制延遲鏈模塊。
4.如權(quán)利要求1所述的一種高精度多相時(shí)鐘校正電路,其特征在于所述數(shù)字碼控制延遲鏈模塊包括多個(gè)延遲單元,所述延遲單元根據(jù)誤差提取模塊輸出的各路時(shí)鐘信號(hào)的相對(duì)相位誤差大小對(duì)多相時(shí)鐘發(fā)生器輸出的各路時(shí)鐘信號(hào)進(jìn)行對(duì)應(yīng)延遲,獲得調(diào)節(jié)后的多相時(shí)鐘CLKOUT1-CLKOUTn信號(hào)。