1.一種基于fpga的時(shí)鐘同步系統(tǒng),其特征在于,所述系統(tǒng)包括:主節(jié)點(diǎn)和從節(jié)點(diǎn);所述主節(jié)點(diǎn)包括:模數(shù)轉(zhuǎn)換器adc及相位鑒別器;其中,
2.如權(quán)利要求1所述的系統(tǒng),其特征在于,所述從節(jié)點(diǎn)具體用于:
3.如權(quán)利要求2所述的系統(tǒng),其特征在于,所述從節(jié)點(diǎn)具體用于:
4.如權(quán)利要求2所述的系統(tǒng),其特征在于,所述從節(jié)點(diǎn)具體用于:
5.如權(quán)利要求2所述的系統(tǒng),其特征在于,所述相位差計(jì)算模塊具體用于:
6.如權(quán)利要求1所述的系統(tǒng),其特征在于,所述從節(jié)點(diǎn)具體用于:
7.一種基于fpga的時(shí)鐘同步方法,其特征在于,應(yīng)用在權(quán)利要求1-6任一權(quán)項(xiàng)所述的基于fpga的時(shí)鐘同步系統(tǒng)中,所述方法包括:
8.如權(quán)利要求7所述的方法,其特征在于,所述利用所述從節(jié)點(diǎn)根據(jù)所述第二相位差信號、同步報(bào)文從所述主節(jié)點(diǎn)發(fā)出的第一時(shí)間戳、所述同步報(bào)文到達(dá)所述從節(jié)點(diǎn)的第二時(shí)間戳、延時(shí)請求報(bào)文從所述從節(jié)點(diǎn)發(fā)出的第三時(shí)間戳以及所述延時(shí)請求報(bào)文到達(dá)所述主節(jié)點(diǎn)的第四時(shí)間戳確定所述第一本地時(shí)鐘和所述第二本地時(shí)鐘的時(shí)間偏差,包括:
9.如權(quán)利要求8所述的方法,其特征在于,所述根據(jù)所述第二相位差信號、所述adc可輸出的最大值以及所述相位鑒別器可測量的最大相位差確定所述第一本地時(shí)鐘和所述第二本地時(shí)鐘之間的真實(shí)相位差,包括:
10.一種車輛電子設(shè)備,其特征在于,包括權(quán)利要求1-6任一權(quán)項(xiàng)所述的基于fpga的時(shí)鐘同步系統(tǒng)。