1.一種測試方法,其特征在于,所述方法包括:
通過芯片的固定電壓接口向所述芯片輸入電壓;
通過所述芯片的數(shù)據(jù)和指令接口向所述芯片輸入控制指令,并在所述控制指令輸入完成后,停止向所述芯片輸入所述電壓;
在向所述芯片輸入控制指令之后,通過所述數(shù)據(jù)和指令接口向所述芯片輸入標(biāo)識指令;
在向所述芯片輸入標(biāo)識指令之后,通過所述數(shù)據(jù)和指令接口向所述芯片輸入比特形式的數(shù)據(jù)內(nèi)容;其中,所述數(shù)據(jù)內(nèi)容包括如下類型中的至少一種:指令類型、地址類型及數(shù)據(jù)類型;
在向所述芯片輸入比特形式的數(shù)據(jù)內(nèi)容之后,根據(jù)所述標(biāo)識指令識別所述數(shù)據(jù)內(nèi)容的類型;
根據(jù)所述數(shù)據(jù)內(nèi)容及識別得到的所述數(shù)據(jù)內(nèi)容的類型對所述芯片進(jìn)行測試,得到測試結(jié)果。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述標(biāo)識指令包括如下指令中的至少一種:第一標(biāo)識指令、第二標(biāo)識指令及第三標(biāo)識指令;所述第一標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為指令類型,所述第二標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為地址類型,所述第三標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為數(shù)據(jù)類型;
所述根據(jù)所述標(biāo)識指令識別所述數(shù)據(jù)內(nèi)容的類型的步驟包括:
在所述標(biāo)識指令為所述第一標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為指令類型;和/或
在所述標(biāo)識指令為所述第二標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為地址類型;和/或
在所述標(biāo)識指令為所述第三標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為數(shù)據(jù)類型。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述方法還包括:
通過所述數(shù)據(jù)和指令接口輸出所述測試結(jié)果。
4.根據(jù)權(quán)利要求1所述的方法,其特征在于,在所述在向所述芯片輸 入控制指令之前,所述方法還包括:
通過所述芯片的時鐘信號接口向所述芯片輸入時鐘信號,其中,所述時鐘信號用于控制所述芯片進(jìn)行所述控制指令、所述標(biāo)識指令及所述數(shù)據(jù)內(nèi)容的輸入、以及所述測試結(jié)果的輸出。
5.一種芯片,其特征在于,所述芯片包括:
固定電壓接口,用于向所述芯片輸入電壓;
數(shù)據(jù)和指令接口,用于依次向所述芯片輸入控制指令、標(biāo)識指令和比特形式的數(shù)據(jù)內(nèi)容;其中,所述數(shù)據(jù)內(nèi)容包括如下類型中的至少一種:指令類型、地址類型及數(shù)據(jù)類型;
識別模塊,用于根據(jù)所述標(biāo)識指令識別所述數(shù)據(jù)內(nèi)容的類型;及
測試模塊,用于根據(jù)所述數(shù)據(jù)內(nèi)容及識別得到的所述數(shù)據(jù)內(nèi)容的類型對所述芯片進(jìn)行測試,得到測試結(jié)果;
其中,所述固定電壓接口還用于在所述控制指令輸入完成后,停止向所述芯片輸入所述電壓。
6.根據(jù)權(quán)利要求5所述的芯片,其特征在于,所述標(biāo)識指令包括如下指令中的至少一種:第一標(biāo)識指令、第二標(biāo)識指令及第三標(biāo)識指令;所述第一標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為指令類型,所述第二標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為地址類型,所述第三標(biāo)識指令用于標(biāo)識所述數(shù)據(jù)內(nèi)容為數(shù)據(jù)類型;
所述識別模塊包括:
第一識別單元,用于在所述標(biāo)識指令為所述第一標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為指令類型;和/或
第二識別單元,用于在所述標(biāo)識指令為所述第二標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為地址類型;和/或
第三識別單元,用于在所述標(biāo)識指令為所述第三標(biāo)識指令時,識別數(shù)據(jù)內(nèi)容的類型為數(shù)據(jù)類型。
7.根據(jù)權(quán)利要求5所述的芯片,其特征在于,所述數(shù)據(jù)和指令接口還 用于輸出所述測試結(jié)果。
8.根據(jù)權(quán)利要求5所述的芯片,其特征在于,所述芯片還包括:
時鐘信號接口,用于在所述數(shù)據(jù)和指令接口向所述芯片輸入控制指令之前,向所述芯片的內(nèi)部輸入時鐘信號,其中,所述時鐘信號控制所述芯片進(jìn)行控制指令、所述標(biāo)識指令及所述數(shù)據(jù)內(nèi)容的輸入與所述測試結(jié)果的輸出。